《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料

上傳人:飛*** 文檔編號(hào):25229980 上傳時(shí)間:2021-07-22 格式:DOCX 頁(yè)數(shù):44 大?。?91.52KB
收藏 版權(quán)申訴 舉報(bào) 下載
《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料_第1頁(yè)
第1頁(yè) / 共44頁(yè)
《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料_第2頁(yè)
第2頁(yè) / 共44頁(yè)
《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料_第3頁(yè)
第3頁(yè) / 共44頁(yè)

下載文檔到電腦,查找使用更方便

10 積分

下載資源

還剩頁(yè)未讀,繼續(xù)閱讀

資源描述:

《《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料》由會(huì)員分享,可在線閱讀,更多相關(guān)《《計(jì)算機(jī)原理與接口技術(shù)》很全考試復(fù)習(xí)題資料(44頁(yè)珍藏版)》請(qǐng)?jiān)谘b配圖網(wǎng)上搜索。

1、奧鵬遠(yuǎn)程教育中心助學(xué)服務(wù)部 福師1 1 08考試批次《計(jì)算機(jī)原理與接口技術(shù)》復(fù)習(xí)題一及參考答案 單項(xiàng)選擇題(每小題1分,共30分) 1 .計(jì)算機(jī)能直接識(shí)別并執(zhí)行的語(yǔ)言是() A.匯編語(yǔ)言 B. 機(jī)器語(yǔ)言 C.高級(jí)語(yǔ)言 D. 低級(jí)語(yǔ)言 2 . CPU和主存之間的高速緩存Cache的主要作用是( )。 A .提高CPU勺工作速率 B .擴(kuò)大主存容量 C .提高CPU問(wèn)外存的速度 D .提高CPU問(wèn)主存的等效速度 TL \ 3 .當(dāng) 8086CPUR樣至ij引腳 READY=0 則 CPU等() A.執(zhí)行停機(jī)指令 B.二插入等待周期 C.執(zhí)行空操作指令 D. 重新發(fā)送地

2、址碼 \\ 4 .8086CPU在進(jìn)行讀內(nèi)存操作時(shí),控制信號(hào) M/IO和口丁原是() A.0, 0 B.0 ,1 C.1 ,0 D.1 , 1 匕 5 .在計(jì)算機(jī)中,按先進(jìn)后出方式工作的存儲(chǔ)空間是( )0 A.存儲(chǔ)器 B . RAM C . ROM D .堆棧 I J 6 .已知 DS=12A0H ES=22A0H SS=33A0H BP=0174H 指令 MOV AX Ds/[BP]源操 作數(shù)的物理地址是(D ) 一。 / J A.12A074H B.22B74H C.33B74H D.12B74H / / // 7 .若 AX=3500H,CX=56B3H當(dāng) AND AX

3、CX指令執(zhí)彳T后,AX=() A.1400H B.77F8H C.0000H D.0FFFFH 8 .DEC BYTE PTR [BX]指令中的操作數(shù)的數(shù)據(jù)類型是() A.四字 B. 雙字 C. 字節(jié) D. 字 9 .完成將AX清零,并且使CF清零,沒(méi)有這些功能的指令是()。 A.SUB AX, AX B.AND AX, 0 C.XOR AX,AX D.MOV AX ,0 10 .用偽指令可以定義邏輯段,定義一個(gè)段的偽指令是 ()。 A.PROG口 ENDP B.NAME 和 END C.SEGMENT ENDS D.SEGMENT 和 ASSUME 11、以下對(duì)于獨(dú)立編址的

4、說(shuō)法中錯(cuò)誤的是( ) A.需要設(shè)置專門信號(hào)來(lái)區(qū)分當(dāng)前地址是訪內(nèi)存單元還是 I/O端口 B. PC系列微機(jī)I/O尋址空間為64KB,實(shí)際用1KB C. CPU常用地址總線的低位地址對(duì)內(nèi)存尋址 D.需設(shè)專門的I/O指令來(lái)專訪I/O空間 12、PCI總線的寬度為( )位。 A. 64 B. 16 C. 32 D. 8 \\ 13、2片DAC0832f 8位CPU!,要求兩片DAC0832W時(shí)對(duì)不同數(shù)據(jù)進(jìn)行 D/A轉(zhuǎn) 換,不論采取何種方案,則2片DAC0832ft需地址端口數(shù)為( )。 A. 4 . B. 2 C. 3 D. 1 14、按與存儲(chǔ)器的關(guān)系,I/O端口的

5、編址方式分為( A .統(tǒng)一和獨(dú)立編址 B.線性和非線性編址 C .集中與分散編址 D .重疊與非重疊編址 15、微機(jī)中地址總線的作用是( )。 A .用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備 乙 B .用于確定操作對(duì)象 C.用于選擇存儲(chǔ)單元 D .用于指定存儲(chǔ)單元和I/O設(shè)備接口電路的選擇地址 16、CPUf I / O設(shè)備間傳送的信號(hào)有( )。 A .控制信息 B.數(shù)據(jù)信息 C .狀態(tài)信息 D .以上三種都是 17、以下關(guān)于定時(shí)說(shuō)法不正確的是( )。 A .定時(shí)信號(hào)是指按一定時(shí)間問(wèn)隔出現(xiàn)的信號(hào) B .在微機(jī)系統(tǒng)中內(nèi)部定時(shí)是指 CPUS時(shí),它由CPU勺硬件結(jié)構(gòu)確定,是不可更

6、改的 C.外部定時(shí)系統(tǒng)的德設(shè)計(jì)要以內(nèi)部定時(shí)為依據(jù),并且對(duì)用戶需要是透明的 D .在微機(jī)系統(tǒng)中外部定時(shí)是指 CPUf外設(shè)之間或者外設(shè)與外設(shè)之間,為了完成 某一功能或操作時(shí),本身所需要的一種時(shí)序關(guān)系。 18、8255A的方式選擇控制字為80H,其含義是( )。 A . A、B、C 口全為輸入 B . A、B為方式0 C. A 口為輸出,其他為輸入 D . A、B、C 口均為方式0,輸出 19、每個(gè)中斷向量占()個(gè)字節(jié),共占(j) KB單元。 A. 2,1 B, 2,2 C. 4,1 D. 4,2 W \\ 20、一片8259A可以管理的中斷數(shù)量為()個(gè)。 1J H A. 8

7、B. 16 C. 64 D. 32 \ \ \ \ 21、計(jì)算機(jī)的外部設(shè)備必須通過(guò)()來(lái)與CPU1。 1 V A.系統(tǒng)總線B,數(shù)據(jù)線C,接口電路D,微處理器 \ \ 22、記數(shù)/定時(shí)器8253,在初始化時(shí)寫入的二進(jìn)制最大數(shù)的初值是 ()。/ A.0000H B. 7FFFH ———/ / // X X / / if C.8000H D. FFFFH 23、8259A在PC機(jī)系統(tǒng)中使用兩片級(jí)聯(lián)時(shí)候,從片的INT端連主片的()端,外 jf 部中斷從擴(kuò)張操上IRQ9進(jìn)入從片的()端。 A. IR1,IR1 . ,/ B. IR1,IR2 C. IR2,IR2 D

8、. IR2,IR1 24、以下關(guān)于中斷系統(tǒng)說(shuō)法不正確的是()。 A,不同的微機(jī)系統(tǒng)其中斷系統(tǒng)各不相同,但其基本功能是一致的 B,實(shí)現(xiàn)中斷功能的軟件系統(tǒng)稱為中斷系統(tǒng) C,中斷系統(tǒng)實(shí)現(xiàn)中斷優(yōu)先級(jí)管理功能 D,中斷系統(tǒng)實(shí)現(xiàn)中斷嵌套功能 25、在進(jìn)入DMA:作方式之前,DMA空制器被當(dāng)作CPU總線上的一個(gè)()。 A. I/O 設(shè)備 B. I/O 接口 C.主處理器 D.協(xié)處理器 26、以下關(guān)于DMAC勺基本功能說(shuō)法錯(cuò)誤的是()。 A.能接受外設(shè)的DMA青求,并向CPU出總線請(qǐng)求信號(hào) B.在獲得總線控制權(quán)后能控制總線 C. DMA專送時(shí)能向內(nèi)存和接口發(fā)送地址信號(hào),讀/寫信號(hào)在

9、向CPU出請(qǐng)求后,CPU 進(jìn)行地址修改和DMAt送控制 D. DMA傳送結(jié)束時(shí)向CPUK出結(jié)束信號(hào)、一 \\ \\ 27、平常所使用的光盤通過(guò)(廠)接口與微機(jī)相連。 \ \\ A.通信接口 \\ U B.輸入接口 \\ \ C.輸出接口 \\ 11 D.外存接口 \ \ 28、CPU!過(guò)接口與外設(shè)交換信息實(shí)際上是與接口中的( )交換信息?!? a.寄存器 / ! ! B.,緩沖器 C.讀寫控制邏輯 D.信號(hào)轉(zhuǎn)換器 乙/ 29、波特率是指單位時(shí)間內(nèi)傳送()進(jìn)制數(shù)據(jù)的位數(shù)。 A. 2 \ B. 8 C. 10 D. 16 30、串行異步數(shù)據(jù)傳送時(shí),如果格式規(guī)定 8位

10、數(shù)據(jù)位,兩為停止位,則一組異步數(shù) 據(jù)共有()位。 A. 8 B. 10 C. 11 D. 12 二、填空題(每空2分,共24分) 1 .常將運(yùn)算器和控制器兩部分統(tǒng)稱為 。 2 .在用DEBU調(diào)試程序時(shí),要查看當(dāng)前數(shù)據(jù)段中從 100H地址開(kāi)始的內(nèi)存數(shù)據(jù)的命 令是:。 3 . (2D7) 16= () 8 =( ) 10。 4 .變量Y1 DB 0,2 DUP(1,2),3,4 匯編后生成的數(shù)據(jù)依次是: O \ \ L \ \\ \ 1 5 .當(dāng)取指令時(shí),8086會(huì)自動(dòng)選擇 值作為段基值,再加上 _提供的偏移量形成物理 6 .漢字的、、是計(jì)算機(jī)用于漢字輸入、

11、4 / J / / 內(nèi)部處理、輸出三種不同用途的編碼。 7.閃速存儲(chǔ)器特別適合于 微型計(jì)算機(jī)系統(tǒng),被譽(yù)為 而 成為代替磁盤的一種理想工具。 三、判斷題(正確的打“,”,錯(cuò)的打“X”。每題1分,共10分) () 1.棧操作指令PUSHF口 POP^、須以字為操作數(shù)。 () 2. 8086的所有指令的字節(jié)數(shù)相同。 () 3. DAC0832^ 8 位 D/A轉(zhuǎn)換芯片。 () 4.可屏蔽中斷要執(zhí)行兩個(gè)中斷響應(yīng)總線周期。 () 5.實(shí)際上,微處理器對(duì)外設(shè)備的訪問(wèn)就是對(duì)端口中的接口訪問(wèn)。 () 6. 8255與CPU1接時(shí)地址線一般與 CPU勺地址總線A1和A0連接 () 7. C

12、PU通過(guò)接口與外設(shè)交換信息實(shí)際上是與接口中的寄存器交換信 息。 () 8.對(duì)于獨(dú)立編址而言,系統(tǒng)中有兩個(gè)相互獨(dú)立的尋址空間: CPU尋 址空間和I/O尋址空間。 () 9. CPU通過(guò)接口與外設(shè)交換信息實(shí)際上是與接口中的寄存器交換信 息 () 10.中斷響應(yīng)周期是從中CPU發(fā)出中斷信號(hào)到中斷返回的這段時(shí)間 四.理解程序并按題要求作答(每空 3分,共18分) 1 . DBY DB 72H , 83H, 5AH 94H, 61H MOV CL , DBY x_ \ \ AND CL , 0FH MOV AL , DBY +2 \\ \\ SHR AL , CL \\ \

13、\ 上述指令序列執(zhí)行后,AL= , CL= 。 \ I \ \ \ \ I \ \ \\ I 2 .下面的程序從鍵盤輸入一字符,若為數(shù)字則顯示“ It is a numeral. ",否則顯 示 “Mistake,it is not a numeral. ” 然后返回操作系統(tǒng)。 \ I \ f DAT SEGMENT ISNUM DB “It is a numeral.$ " / / // NONUM DB “Mistake,it is not a numeral.$ " DAT ENDS 0 MYCD SEGMENT ASSUME CS : MYCD DS: DAT

14、 FFD PROC FAR START MOV AX DAT MOV DS , AX MOV AH , 1 INT 21H CMP AL , ’0 CMP AL , 9 MOV AH , 9 INT 21H DONE MOV AH, 4CH INT 21H GO: MOV AH , INT 21H JMP DONE FFD ENDP MYCD ENDS END START 五.接口設(shè)計(jì)與應(yīng)用(每題9分,共18分) 心系天下求學(xué)人 30 專業(yè)專注周到細(xì)致 DAT SEGMENT YB DB 21H,73H,90H,48H, FB DB

15、20 DUP⑺ DAT ENDS 1 .編寫程序,完成將YB中10個(gè)字節(jié)的壓縮型BC則拆成非壓縮型BC則,順序存 放在FB中。 2 .同上題,另編寫一程序,完成將字節(jié)變量 FB中的非壓縮型BCD*序輸出到屏幕 上。 福師1108考試批次《計(jì)算機(jī)原理與接口技術(shù)》考試復(fù)習(xí)題一參考答案 、選擇題 1 — 10 : B D B C D 11—20 : C C C AD 20—30 : C AD B B D A C D C D C B C A CD AAD 二、填空題 1、中央處理器CPU 3、 1327O 1011010111B 5、CS SS 6、輸入編碼(或

16、輸入碼) 內(nèi)碼(或機(jī)內(nèi)碼) 字模碼 7、便攜式 固態(tài)盤 三、判斷題 1-5: TFTTF 四、程序理解題 1、匯編語(yǔ)言基本語(yǔ)句, 2、匯編語(yǔ)言基本語(yǔ)句, 五、接口設(shè)計(jì)題 6-10: TTTFT 參考相關(guān)指令含義作答。詳細(xì)略。 參考相關(guān)指令含義作答。詳細(xì)略。 1、2均為匯編語(yǔ)言運(yùn)用試題,1題注意偽指令使用,重點(diǎn)在 10個(gè)BCD碼得循環(huán)。2題需要注 意輸出指令的運(yùn)用。 福師1 1 08考試批次《計(jì)算機(jī)原理與接口技術(shù)》復(fù)習(xí)題二及參考答案 二.單項(xiàng)選擇題(每小題1

17、分,共30分) 1.存儲(chǔ)器操作數(shù)的有效地址直接取自一個(gè)基址或變址寄存器的尋址方式屬于 () A.直接尋址 B .寄存器間接尋址 C .基址尋址 D .變址尋址 2.當(dāng)8086CPUS彳T I/O寫操作時(shí)應(yīng)滿足的引腳關(guān)系為()。(#表示低電平) A. M/IO#=1,WR#=0 C M/IO#=0,WR#=0 3.立即尋址的指令直接給出操作數(shù), B. M/IO#=1,WR#=1 D. M/IO#=0,WR#=1 即指令機(jī)器碼的最后() .1~2 D . 3 C C. 210FH B * D * 語(yǔ)法正確的是( )。 個(gè)字節(jié)就操作數(shù)。 )。 4.已知SP=21

18、10H執(zhí)行POP AX后,SP寄存器的值是() A. 210EH B. 2112H D. 2111H 5.下面的XCHGI令中, A. XCHG AL DS C. XCHG AL 0FH 6. CPU主要包括( A.控制器 B.運(yùn)算器和主存 XCHG AL [BX] XCHG BUF1 BUF2 C.控制器、ALU和主存 D.控制器、 運(yùn)算器、cache 7.以下四種類型指令中,執(zhí)行時(shí)間最長(zhǎng)的是( A. RR 型 B. SS 型 C.程序控制指令 D. RS 型 8.下列( A.編譯系統(tǒng) B.連接程序 C.文本處理 D.操作系統(tǒng) )屬于應(yīng)用軟件。

19、 9.在主存和CPUi間增加cache存儲(chǔ)器的目的是( A.解決CPUS主存之間的速度匹配問(wèn)題 B.增加內(nèi)存容量,同時(shí)加快存取速度 C.提高內(nèi)存可靠性 D.增加內(nèi)存容量 10 .在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為( )。 A.隱含尋址 B.寄存器尋址 C.直接尋址 D.立即尋址 11 .某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變

20、,則可以選用( )作 為存儲(chǔ)芯片。 A. SRAM B. cache C.輔助存儲(chǔ)器 D.閃速存儲(chǔ)器 \ \ 11 L 12 .設(shè)變址寄存器為X,形式地址為D, (X)表示寄存器X的內(nèi)容,這種尋址方式的 有效地址為( )。 1. \ I A. EA=(X)+(D) 1 J / B. EA=((X)+(D)) / f C. EA=(X)+D 7——―/ / // D. EA=((X)+D) ~~/ & 13 .下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是(乙 )。 A. PPU(外圍處理機(jī))方式 B.通道方式 C.中斷方式 D. DMA方式 14.系統(tǒng)總線中地址線

21、的功能是( )。 A.用于選擇主存單元地址 B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備 C.用于指定主存和I/O設(shè)備接口電路的地址 D.用于選擇外存地址 15.多處理機(jī)實(shí)現(xiàn)( A.指令 )級(jí)的并行 B.任務(wù)或過(guò)程 C.作業(yè)或程序 D.指令內(nèi)部 16 .從器件角度看,計(jì)算機(jī)經(jīng)歷了四代變化。但從系統(tǒng)結(jié)構(gòu)看,至今絕大多數(shù)計(jì)算 機(jī)仍屬于( )型計(jì)算機(jī)。 A.馮.諾依曼 B.實(shí)時(shí)處理 C.智能 D.并行 17 .關(guān)于運(yùn)算器的描述,( )是正確的。 A.只做算術(shù)運(yùn)算 \\ \\ B.既做算術(shù)運(yùn)算又做邏輯運(yùn)算 \\ \\ C.只做邏輯運(yùn)算 \\ \ 1 D.只做加法 \\

22、\\ \ \ \ 18. EPROMS ( )。 \ 1 V A.只讀存儲(chǔ)器 \ \ B.閃速存儲(chǔ)器 // C.光擦除可編程只讀存儲(chǔ)器 / J J D1讀寫存儲(chǔ)器 / / // 19.常用的虛擬存儲(chǔ)系統(tǒng)由( )兩級(jí)存儲(chǔ)器組成,其中輔存是大容量的磁表 石存儲(chǔ)器。 A.主存一輔存 B. cache——輔存 C.通用寄存器一主存 D. cache —主存 20.二地址指令中,操作數(shù)的物理位置不可以安排在( )。 A.兩個(gè)主存單元 B. 一個(gè)主存單元和一個(gè)通用寄存器 C.兩個(gè)通用寄存器 D.棧頂和次棧頂 21.同步控制是( )0 A.只適用于外圍設(shè)備控制的方式

23、B.由統(tǒng)一時(shí)序信號(hào)控制的方式 C.所有指令控制時(shí)間都相同的方式 D.只適用于CPU空制的方式 22. 一個(gè)256Kx 8的DRA就片,其地址線和數(shù)據(jù)線總和為( )。 A. 26 B. 30 C. 16 D. 18 \\ 23 .以下描述中基本概念不正確的是( )。 A. PCI總線是層次總線 \ "I 、 B. Futurebus+總線能支持64位地址 \\ \\ C. Futurebus+總線適合于高成本的較大規(guī)模計(jì)算機(jī)系統(tǒng) \\ D. PCI總線采用異步時(shí)序協(xié)議和分布式仲裁策略 \ 1 24 .計(jì)算機(jī)的外圍設(shè)備是指( )0 \\ \ \ \ \ 1 A.輸入

24、/輸出設(shè)備 B.除了 CPUS內(nèi)存以外的其它設(shè)備 \ \ C.外存儲(chǔ)器 “ D.遠(yuǎn)程通信設(shè)備 25,微程序控制器中,機(jī)器指令與微指令的關(guān)系是( )0 A.每一條機(jī)器指令由一段微指令編成的微程序來(lái)解釋執(zhí)行 B. 一條微指令由若干條機(jī)器指令組成 C.每一條機(jī)器指令由一條微指令來(lái)執(zhí)行 D. 一段機(jī)器指令組成的程序可由一條微指令來(lái)執(zhí)行 26. CRT的顏色數(shù)為256色,則刷新存儲(chǔ)器每個(gè)單元的字長(zhǎng)是)。 A. 8位 B. 7位 C. 256 位 D. 16 位 27 .從處理數(shù)據(jù)的角度看,不存在并行性的是( )。 A.字串位并 B.字并位用 C.字并位并 D.字串位

25、用 28 .中斷向量地址是( )。 A.子程序入口地址 B.中斷返回地址 C.中斷服務(wù)例行程序入口地址 D.中斷服務(wù)例行程序入口地址的指示器 29 .下列數(shù)中最小的數(shù)是( )。 A. (50) 8 B. (100010) BCD C. (625) 16 \ "i 、 D. (100101) 2 \\ \\ 30 .多處理機(jī)的體系結(jié)構(gòu)屬于( )計(jì)算機(jī)。 \\ A.SISD \\ ” B.MIMD \ \ \ 1 I C. SIMD \ \ [ U D.MISD \ 11 J 二、填空題(每空2分,共24分) 1.8253有(- )種工作方式,其中方式(,

26、) \ X / / Zr 稱為方波發(fā)生器。 2 . 8255A有( )個(gè)8位端口,其中端口( )可 以以雙向方式工作。 3 .當(dāng)今的CPUS片除了包括定點(diǎn)運(yùn)算器和控制器外,還包括( ) ( )、運(yùn)算器和( )管理等部件。 4.目前應(yīng)用的機(jī)群有兩種類型,一種是( )機(jī)群,另一種是 )機(jī)群 5.為了解決多個(gè)( )同時(shí)競(jìng)爭(zhēng)總線( ),必須具有 ( )部件。 三、判斷題(正確的打“,”,錯(cuò)的打“X”。每題 1分,共10分) () 1. DRA而取速度較快,容量較小。 () 2. MOV AX [DI +BX] () 3.對(duì)于獨(dú)立編址而言,系統(tǒng)中有兩個(gè)相互獨(dú)立的

27、尋址空間: CPU尋 址空間和I/O尋址空間。 () 4. CPU通過(guò)接口與外設(shè)交換信息實(shí)際上是與接口中的寄存器交換信 息 \\ w () 5,中斷響應(yīng)周期是從中CPLK出中斷信號(hào)到中斷返回的這段時(shí)間 () 6. 8255A有兩個(gè)控制字 () 7.常用3-8譯碼器譯碼,每個(gè)譯碼輸出對(duì)應(yīng)一個(gè)端口地址 \\ \ () 8.實(shí)際上,微處理器對(duì)外設(shè)備的訪問(wèn)就是對(duì)端口中的接口訪問(wèn)。 () 9. 8255與CPU1接時(shí)地址線一般與 CPU勺地址總線A1和A0連接。 () 10. CPU!過(guò)接口與外設(shè)交換信息實(shí)際上是與接口中的寄存器交換信 息。 / / // 四.理解程序并按題要求作答

28、(每題 6分,共18分) \ “ 1. ORG 2000H VAL DB ? LEA SI , VAL MOV CX , SI XT : ADD SI, 1 LOOP XT 變量 VAL的偏移地址 ; , 程序段執(zhí)行后 SI _。 2、閱讀下列程序段,回答問(wèn)題 IN AL , 82H XOR AH AH ADD AX , AX MOV BX , AX MOV CX , 2 SHL BX , CL ADD AX , BX ①程序段的功能是什么? ② 若從82H端口讀入白數(shù)據(jù)為05H,執(zhí)行程序段后AX==> ,9 ,01H ,1000H 3、源程序如下: M

29、OV CX MOV AL MOV SI NEXT MOV [SI] , AL INC SI SHL AL LOOP NEXT 問(wèn): 執(zhí)行本程序后有:AL= ; SI= ; CX= ; \\ 本程序的功能是 o對(duì)數(shù)據(jù)段置數(shù) . J \\ \\ \\ I \ \ \ \ 1 五.接口設(shè)計(jì)與應(yīng)用(每題9分,共18分) , 1 U 1、若將8253計(jì)數(shù)器的輸出端OUT乍為中斷請(qǐng)求信號(hào),并將[8259的INT引腳接至 8086的可屏蔽INTR弓唧。當(dāng)設(shè)置8259的中斷觸發(fā)方式時(shí),對(duì)于 8253的6種 工作方式,哪種應(yīng)設(shè)成電平觸發(fā)方式?哪種應(yīng)設(shè)成上升沿觸方式? // 2、設(shè)8253的片選

30、地址為200H-203H,分別對(duì)應(yīng)計(jì)數(shù)器0#、1#、2#及控制字寄存器, 若計(jì)數(shù)器0#的CLK0O俞入600KHZ:7j波及GATE0=1要使OUT0俞出10KHZ^^, 問(wèn)定時(shí)器/計(jì)數(shù)器0#應(yīng)工作在何種方式?若工作方式設(shè)只讀/寫8位數(shù)據(jù)且采用 BC則計(jì)數(shù),試寫出設(shè)置控制字及計(jì)數(shù)初值的指令序列。 福師 、填空題 1108考試批次《計(jì)算機(jī)原理與接口技術(shù)》考試復(fù)習(xí)題二參考答案 1-10: BDCDB DBCAD 11-20: DCCCC 21-30: BADBA ABCAD ADCAB 二、填空題 1、 2、 3、 4、 5、 3 A cache 浮點(diǎn)

31、 專用企業(yè) 主設(shè)主設(shè)備 存儲(chǔ)管理 三、判斷題 FTTFT FTFTT 四、程序理解題 1、考核知識(shí)點(diǎn): 2、考核知識(shí)點(diǎn): 3、考核知識(shí)點(diǎn): 五、接口設(shè)計(jì)題 1.考核知識(shí)點(diǎn): 控制權(quán)總線仲裁 微型計(jì)算機(jī)程序設(shè)計(jì),匯編語(yǔ)言基本語(yǔ)句,參考相關(guān)指令含義作答,詳細(xì)略。 微型計(jì)算機(jī)程序設(shè)計(jì),詳細(xì)略。 ) 微型計(jì)算機(jī)程序設(shè)計(jì),程序功能是對(duì)數(shù)據(jù)段置數(shù),詳細(xì)略 8253的使用及工作原理,設(shè)成電平觸發(fā)的均可設(shè)成上升沿觸發(fā),但設(shè)成上升 沿觸發(fā)的一般不能設(shè)成電平觸發(fā),詳細(xì)略。 2、考核知識(shí)點(diǎn):8253的內(nèi)部結(jié)構(gòu)及工作原理,詳細(xì)略。

32、 出版社 1、 2、 3、 卜列數(shù)中最大的是( ) 福師1 1 08考試批次《計(jì)算機(jī)原理與接口技術(shù)》復(fù)習(xí)題三及參考答案 本復(fù)習(xí)題頁(yè)碼標(biāo)注所用教材為: 教材名稱 微型計(jì)算機(jī)原理及應(yīng)用 鄭學(xué)堅(jiān)、周斌 2010年3月第3版 清華大學(xué)出版社 36 如果學(xué)生手中的教材與我們的版本不同,請(qǐng)參考我們標(biāo)注的知識(shí)點(diǎn)尋找相應(yīng)答案。 三.單項(xiàng)選擇題(每小題1分,共30分) 目前的計(jì)算機(jī)中,代碼形式是( )o A.指令以二進(jìn)制形式存放,數(shù)

33、據(jù)以十進(jìn)制形式存放 B.指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放 C.指令和數(shù)據(jù)都以二進(jìn)制形式存放 D.指令和數(shù)據(jù)都以十進(jìn)制形式存放 完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括( )。 A.運(yùn)算器 存儲(chǔ)器 控制器 B.外部設(shè)備和主機(jī) C.主機(jī)和應(yīng)用程序 D.配套的硬件設(shè)備和軟件系統(tǒng) A. (10010101) 2 B. (227) 8 C (96) 16 , / // D. (143) io 、 /J // 4、設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(一位符號(hào)位),對(duì)應(yīng)于十進(jìn)制數(shù)-27 , 寄存器內(nèi)為( )。 A. (27) 16 B. (9B) 16 、 C (E5) 16 D.

34、(5A) 16 5、計(jì)算機(jī)的存儲(chǔ)器系統(tǒng)是指( )0 A. RAMfr儲(chǔ)器 B. RO附儲(chǔ)器 C.主存儲(chǔ)器 D.主存儲(chǔ)器和外存儲(chǔ)器 6、算術(shù)/邏輯運(yùn)算單元74181ALK完成( )。 A. 16種算術(shù)運(yùn)算功能 B. 16種邏輯運(yùn)算功能 C 16種算術(shù)運(yùn)算功能和16種邏輯運(yùn)算功能 D. 4位乘法運(yùn)算功能和除法運(yùn)算功能 7、某機(jī)字長(zhǎng)32位,存儲(chǔ)容量1MB若按字編址,它的尋址范圍是( )。 A. 1MB B. 512KB C. 256K D. 256KB 8、常用的虛擬存儲(chǔ)系統(tǒng)由( )兩級(jí)存儲(chǔ)器組成。 A.主存一輔存 B.快存一主存 C.快存一輔存 D.通用寄

35、存器一主存 \\ 9、變址尋址方式中,操作數(shù)的有效地址等于( )。 A,基值寄存器內(nèi)容加上形式地址 B.堆棧指示器內(nèi)容加上形式地址 C.變址寄存器內(nèi)容加上形式地址 D.程序計(jì)數(shù)器內(nèi)容加上形式地址 10、在虛擬存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由( )完成地址映射。 \\ A.程序員 B.編譯器 C.裝入程序 \ \ \ 上 D.操作系統(tǒng) ]i - 11、由于CPirt部的操作速度較快,而cpuw問(wèn)一次主存所花的時(shí)間較長(zhǎng),因此機(jī) 器周期通常用( )來(lái)規(guī)定。 J 1/ A.主存中讀取一個(gè)指令字的最短時(shí)間 B.主存中讀取一個(gè)數(shù)據(jù)字的最長(zhǎng)時(shí)間 C.主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間

36、 D.主存中取一個(gè)數(shù)據(jù)字的平均時(shí)間 12、異步控制常用于( )作為其主要控制方式。 A.在單總線結(jié)構(gòu)計(jì)算機(jī)中訪問(wèn)主存與外圍設(shè)備時(shí) B.微型機(jī)的CPU空制中 C.組合邏45控制的CPUfr D.微程序控制器中 13、描述流水CPUS本概念中,正確表述的句子是( )。 A. 流水CPU以空間并行性為原理構(gòu)造的處理器 B. 流水CPU-定是RISC機(jī)器 C.流水CPU-定是多媒體CPU D.流水CPU^一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù) 14、多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng)采用( )方法,對(duì)提高系統(tǒng)的吞吐率最有效。 A.多端口存儲(chǔ)器 B.提高主存的速度 C.交叉編址多模存儲(chǔ)器

37、D.高速緩沖存儲(chǔ)器 15、描述PCI總線中基本概念正確的句子是( )。 A. PCI總線是一個(gè)與處理器有關(guān)的高速外圍總線 B. PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸 C. PCI設(shè)備不是主設(shè)備 D.系統(tǒng)中只允許有一條PCI總線 16、當(dāng)采用( )對(duì)設(shè)備進(jìn)行編址情況下,不需要專門的I/O指令組。 A.統(tǒng)一■編址法 B.單獨(dú)編址法 C.兩者都是 D.兩者都不是 17、CRT勺分辨率為1024X1024像素,像素顏色數(shù)為256,則刷新存儲(chǔ)器的容量是 ( )。 A. 512KB \\ \\ B. 1MB \\ \\ C. 256KB \\ \\ D. 2MB k \\ H

38、 18、一張3.5英寸軟盤的存儲(chǔ)容量為( ),每個(gè)扇區(qū)存儲(chǔ)的固定數(shù)據(jù)是 ()。 \ \ 1 A. 1.44MB 512B \ \ 1 |f B. 1MB 1024B C. 2MB 256B \ D. 1.44MB 512KB 〃 19、下面敘述的概念中( )是正確的。 / J // A.總線一定要和接口相連 B.接口一定要和總線相連 C.通道可以代替接口 D.總線始終由CPU空制和管理 20、多處理機(jī)分類中,不屬于緊耦合系統(tǒng)的是( )。 A. SMP(寸稱多處理) B. PVP (并行向量處理機(jī)) C. MPP (大規(guī)模并行處理機(jī)) D. DSM (分布共享存儲(chǔ)

39、器多處理機(jī)) 21、已知X為整數(shù),且兇補(bǔ)=10011011 ,則X的十進(jìn)制數(shù)值是( )。 A. +155 一 B. -101 C. -155 D. +101 22、主存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,它主要用來(lái)( )。 A.存放數(shù)據(jù) B.存放程序 C.存放數(shù)據(jù)和程序 D.存放微程序 23、微型計(jì)算機(jī)系統(tǒng)中,操作系統(tǒng)保存在硬盤上,其主存儲(chǔ)器應(yīng)該采用( )0 A. RAM B. ROM C. RAMf口 ROM D. CCP 24、指令系統(tǒng)采用不同尋址方式的目的是( )0 A.實(shí)現(xiàn)存貯程序和程序控制; B.縮短指令長(zhǎng)度,擴(kuò)大尋址空間,提高編程靈活性;。 C.可直接

40、訪問(wèn)外存; D.提供擴(kuò)展操作碼的可能并降低指令譯碼的難度; 25.下面的XCHG旨令中,語(yǔ)法正確的是( )。 、v TL \ X X \ 1L A. XCHG AL DS B . XCHG AL [BX] C. XCHG AL 0FH D— . XCHG BUF1 BUF2 26 .以下寄存器中,屬于數(shù)據(jù)通用寄存器的是( )。 \\ A . AX B . SP C . SI D .DI 27 .( )指令的操作數(shù)不能是立即數(shù)。 \ I A. AND B . OR C . NOT D . XOR 28 .下列指令執(zhí)行后,不改變 AL寄存器內(nèi)容的指令是()。1 I A. A

41、ND AL 1 B . CMP AL DL C . XOR AL AL,D. SUB AL DL 29 .比較BX和SI中的兩個(gè)存儲(chǔ)單元的地址,若 BX> SI轉(zhuǎn)向HIGH的正確指令是 ()。IC——-> / A. JAE HIGH B . JBE HIGH C . JGE HIGH D . JLE HIGH 30 .方向標(biāo)志DF=1,執(zhí)行MOVSBf令后( )。 A. SI 減 1, DI 減 1, CX加 1 B. SI 加 1, DI 加 1, CX減 1 C. SI 減 1, DI 減 1, CX減 1 D. SI 加 1, DI 加 1, CX加 1 二、填空題(每空2

42、分,共24分) 1. (F7) 16=( ) 1。。 若(F7) 16 是補(bǔ)碼,其真值=()。 2. 8086CPLM位時(shí),總是從()地址開(kāi)始執(zhí)行程序。 3. 設(shè)遠(yuǎn)程過(guò)程名為Mysubr,寫出過(guò)程定義的開(kāi)始語(yǔ)句:( _),和結(jié)束語(yǔ)句:( ) 4、多個(gè)用戶共享主存時(shí),系統(tǒng)應(yīng)提供( )。通常采用的方法是 ()保護(hù)和()保護(hù),并用硬件來(lái)實(shí)現(xiàn)。 5、形成指令尋址的方式,稱為指令尋址方式,有順序?qū)ぶ泛? )尋 址兩種,使用()來(lái)跟蹤。 6、字節(jié)多路通道可允許多個(gè)設(shè)備進(jìn)行()型操作,數(shù)據(jù)傳送單位是 ()。 、\ 1L 三、判斷題(正確的打“,”,錯(cuò)的打“X”。每題1分,共10分)

43、 () 1. MOV AX 回 +BX] \\ \ \ () 2.若計(jì)數(shù)時(shí)鐘頻率為1MHz用8253一個(gè)通道,最長(zhǎng)定時(shí)時(shí)間為0.5 V 秒。 \ \ \ \ 1 () 3.從二進(jìn)制轉(zhuǎn)換成十六進(jìn)制時(shí),只要以小數(shù)點(diǎn)為起點(diǎn),向左、向右 V f 將每一位二進(jìn)制數(shù)轉(zhuǎn)換成一位十六進(jìn)制數(shù)。 \ \ () 4.任意進(jìn)制數(shù)轉(zhuǎn)換成十進(jìn)制數(shù)就是按權(quán)展的開(kāi)多項(xiàng)式之和。 () 5.定點(diǎn)表示法,小數(shù)點(diǎn)在數(shù)中的位置是固定不便的;浮點(diǎn)表示法, 小數(shù)點(diǎn)在數(shù)中的位置是浮動(dòng)可變的。 () 6.對(duì)于浮點(diǎn)數(shù),當(dāng)字長(zhǎng)一定時(shí),分給階碼的位數(shù)越少,則表示數(shù)的 范圍越大。 () 7.在有權(quán)BCM中,每一個(gè)十進(jìn)制數(shù)符均用一

44、個(gè) 4位二進(jìn)制碼來(lái)表 IL X, / 示,這4位二進(jìn)制碼中的每一個(gè)均有固定權(quán)值。 () 8.無(wú)權(quán)BC則沒(méi)有確定的位權(quán)值,因此不以按位權(quán)展開(kāi)求它們所代 表的十進(jìn)制 () 9.計(jì)算機(jī)只能處理數(shù)字信息。 () 10.漢字信息在系統(tǒng)內(nèi)傳送的過(guò)程就是漢字代碼轉(zhuǎn)換的過(guò)程。 四.理解程序并按題要求作答(每題 6分,共18分) 1. DBY DB 72H , 83H, 5AH 94H, 61H MOV CL , DBY AND CL , 0FH MOV AL , DBY +2 SHR AL , CL 上述指令序列執(zhí)行后, AL=, CL= 2. ORG 2000H VAL DB ? LE

45、A SI , VAL MOV CX , SI XT : ADD SI, 1 LOOP XT 變量VAL的偏移地址=,程序段執(zhí)行后SI = 3. 源程序如下: MOV CX ^9^ 9 1 MOV AL , 01H MOV SI , 1000H NEXT MOV [SI] , AL INC SI SHL AL , 1 「 LOOP NEXT 問(wèn): 執(zhí)行本程序后有:AL=; SI=; CX=_ 本程序的功能是 五.接口設(shè)計(jì)與應(yīng)用(每題9分,共18分) 2. 8088系統(tǒng)接有一片8253,當(dāng)A7?A2=001011時(shí)該8253芯片工作,定義通道 0 (計(jì)數(shù)器0)工作在方式4,

46、 CLK0=2MHz要求定時(shí)5mq 通道2 (計(jì)數(shù)器2)工作在方式0,其CLK2輸入外部記數(shù)事件,每計(jì)滿1275個(gè)數(shù)向 CPU發(fā)出中斷請(qǐng)求。 要求:(1)確定 8253 各 口地址; (2)確定8253各通道的控制字; (3)編寫8253通道0和通道2的初始化程序。 2.利用8086的RD,WR和M/IO弓唧,產(chǎn)生存儲(chǔ)器讀 MEMR、存儲(chǔ)器寫MEMW、 IO讀IORC與IO寫IOWC信號(hào),畫出電路圖。 福師1108考試批次《計(jì)算機(jī)原理與接口技術(shù)》考試復(fù)習(xí)題三參考答案 一、選擇題 1-10 : CDBCD CCACD 11-20: AADAB ABABC 21-30: BCCBB A

47、CBAA 二、填空題 1、 247 247 2、FFFF0H 弋、 3、Mysubr PROC FAR Mysubr ENDP 4、存儲(chǔ)保護(hù) 存儲(chǔ)區(qū)域訪問(wèn)方式 5、跳躍 程序計(jì)數(shù)器 6、傳輸 字節(jié) Tl i 、 三、判斷題 \ \ 1 TFFTF FTFFT 、、 \ \ \ I W \\ u 四、程序理解題 1、匯編語(yǔ)言基本語(yǔ)句,參考相關(guān)指令含義作答。 \ \ 卜 2、考察MOV/AND/SHR 等命令,理解該命令便可輕松作答。 ] 3、微型計(jì)算機(jī)程序設(shè)計(jì),詳細(xì)略。 1 J \ I Jr 五、設(shè)計(jì)題 1、考核知識(shí)點(diǎn):8253芯片的內(nèi)部結(jié)構(gòu)及通道操作過(guò)程,

48、熟悉掌握可做此題。 2、考察知識(shí)點(diǎn):微型處理器的存儲(chǔ)器結(jié)構(gòu)。 RD讀信號(hào)引腳,此信號(hào)指出將要一個(gè) 對(duì)內(nèi)存后I/O的讀操作。到底是讀取內(nèi)存單元還是IO端口數(shù)據(jù),取決于M/IO信號(hào) 引腳。若其為低電平則和內(nèi)存單元傳輸數(shù)據(jù),否則和 IO端口傳輸數(shù)據(jù)。WR氐電平 有效表示CPU前正在進(jìn)彳T存儲(chǔ)器或IO操作。知此可做此題。 福師1203考試批次I《計(jì)算機(jī)原理與接口技術(shù)》 復(fù)習(xí)題及參考答案一 一、單項(xiàng)選擇題(在每小題的四個(gè)備選答案中,選出一個(gè)正確的答案,并在本題答題卡的相應(yīng) 欄中打。每小題1分,共20分) 1 .完成將AX清零,并且使CF清零,沒(méi)有這些功能的指令是 () 。 A.SUB A

49、X, AX B.AND AX, 0 C.XOR AX,AX D.MOV AX , 0 2 .保存各邏輯段的起始地址的寄存器是( ) A.通用寄存器 B.數(shù)據(jù)寄存器 C.指針寄存器 D.段寄存器 3 . DEC BYTE PTR [BX]指令中的操作數(shù)的數(shù)據(jù)類型是 () A.四字 B. 雙字 C. 字節(jié) D. 字 4.8086CPU在進(jìn)行讀內(nèi)存操作時(shí),控制信號(hào) M/ IO和DT/ R是( ) A.0 , 0 B.0 , 1 C.1 , 0 D.1 , 1 5 .在計(jì)算機(jī)中,按先進(jìn)后出方式工作的存儲(chǔ)空間是( )。 A.存儲(chǔ)器 B . RAM C . ROM D . 堆棧 6 .已

50、知 DS=12A0H ES=22A0H SS=33A0H BP=0174H:指令 MOXAX, ES: [BP]源操作數(shù)的物理 地址是() 。 A.12A074H B.22B74H C.33B74H D.12B74H \\ 7 .計(jì)算機(jī)中地址的概念是內(nèi)存儲(chǔ)器各存儲(chǔ)單元的編號(hào),現(xiàn)有一個(gè) 32KB的存儲(chǔ)器,用十六進(jìn)制 對(duì)它的地址進(jìn)行編碼,則編號(hào)可從 0000H至ij( )H。 A. 32761 B. 7FFF C. 8FFF D. 6FFF ■J-8 l—L, 、 ■■ , L -1-2—r-\ k L 8 .當(dāng)8086CPU采樣到引腳 READY=0 ,貝U CPU將( ) A.

51、執(zhí)行停機(jī)指令 B. 插入等待周期 \\ \\ C.執(zhí)行空操作指令 D. 重新發(fā)送地址碼 9 . CPU和主存之間的高速緩存 Cache的主要作用是( )。 \ \ 1 A.提高CPU的工作速率 B .擴(kuò)大主存容量 . 1 V C.提高CPU訪問(wèn)外存的速度 D .提高CPUW問(wèn)主存的等效速度 \ 10 .計(jì)算機(jī)能直接識(shí)別并執(zhí)行的語(yǔ)言是 () I J A.匯編語(yǔ)言 B.機(jī)器語(yǔ)言 C.高級(jí)語(yǔ)言 D.低級(jí)語(yǔ)言 ? J/ 11、計(jì)算機(jī)的外部設(shè)備必須通過(guò)( )來(lái)與CPU相連。 A.系統(tǒng)總線B.數(shù)據(jù)線C. j接口電路D.微處理器 12、記數(shù)/定時(shí)器8253,在初始化時(shí)寫入的二進(jìn)制最大數(shù)的初

52、值是 ()。 A. 0000H # B. 7FFFH C.8000H D. FFFFH 13、8259A在PC機(jī)系統(tǒng)中使用兩片級(jí)聯(lián)時(shí)候,從片的 INT端連主片的()端,外部中斷從擴(kuò) 張操上IRQ9進(jìn)入從片的()端。 . A. IR1,IR1 B. IR1,IR2 C. IR2,IR2 D. IR2,IR1 14、以下關(guān)于中斷系統(tǒng)說(shuō)法不正確的是( )。 A.不同的微機(jī)系統(tǒng)其中斷系統(tǒng)各不相同,但其基本功能是一致的 B.實(shí)現(xiàn)中斷功能的軟件系統(tǒng)稱為中斷系統(tǒng) C.中斷系統(tǒng)實(shí)現(xiàn)中斷優(yōu)先級(jí)管理功能 D.中斷系統(tǒng)實(shí)現(xiàn)中斷嵌套功能 15、在進(jìn)入DMAT作方式之前,DM出制器被當(dāng)作

53、 CPU總線上白^一個(gè)()。 A. I/O 設(shè)備 B. I/O 接口 C.主處理器 D.協(xié)處理器 16、以下關(guān)于DMAC勺基本功能說(shuō)法錯(cuò)誤的是( A.能接受外設(shè)的DMA青求,并向CPU^t出總線請(qǐng)求信號(hào) B.在獲得總線控制權(quán)后能控制總線 C. DMA專送時(shí)能向內(nèi)存和接口發(fā)送地址信號(hào),讀 /寫信號(hào)在向CPU發(fā)出請(qǐng)求 后,CPU進(jìn)行地址 修改和DMA專送控制 D. DMA傳送結(jié)束時(shí)向CPU發(fā)出結(jié)束信號(hào) 17、 A. B. C. D. 平常所使用的光盤通過(guò)( )接口與微機(jī)相連。 通信接口 輸入接口 輸出接口 外存接口 18、CPU通過(guò)接口與外設(shè)交換信息實(shí)際上

54、是與接口中的( )交換信息。 A. B. C. D. 寄存器 緩沖器 讀寫控制邏輯 信號(hào)轉(zhuǎn)換器 19、波特率是指單位時(shí)間內(nèi)傳送( )進(jìn)制數(shù)據(jù)的位數(shù)。 A. 2 B. 8 C. 10 D. 16 20、串行異步數(shù)據(jù)傳送時(shí),如果格式規(guī)定 8位數(shù)據(jù)位,兩為停止位,則一組異步數(shù)據(jù)共有 位。 A. 8 B. 10 C. 11 D. 12 二、填空題 (每空 2分,共26分) 2 .總穗掘 是: DEBUG調(diào)試程序時(shí):要杳看當(dāng)前代碼段中從 270H地』卜。開(kāi)始的程序的命令 3 . 8086實(shí)模式下,堆棧操作以 為單位;數(shù)據(jù)進(jìn)棧,棧頂向 (大/?。┑刂贩较? 浮

55、動(dòng)。 4 .變量VAL1 DB 0,2 DUP(3,4),7,8匯編后生成的數(shù)據(jù)依次是: 5 .若一個(gè)十進(jìn)制數(shù)的 BC加為10000110,則該數(shù)是( 6 .常將運(yùn)算器和控制器兩部分統(tǒng)稱為 7. (2D7) 16=( )8 =( 10O 8 .當(dāng)取指令時(shí),8086會(huì)自動(dòng)選擇 值作為段基值,再加上 提供的偏移量形成物理 地址。 9 .閃速存儲(chǔ)器特別適合于 1 微型計(jì)算機(jī)系統(tǒng),被譽(yù)為 而成為代 替磁盤的一種理想工具。 三、完善程序(段)(每空3分,共21分) 1 .下面的程序完成在 VAL開(kāi)始的若干單字節(jié)有符號(hào)數(shù)的累加, 結(jié)果存入字類型變量 SUM中。 請(qǐng)完善程序。

56、 DAT SEGMENT \\ VAL DB 23H, -3AH ,…,6CH CNT EQU $-VAL \\ SUM DW 0 \\ DAT ENDS \\ \\ MYCD SEGMENT \\ ASSUME CS : MYCD , DS: DAT \\ \\ START: PUSH DS PUSH AX \ \ 1 MOV AX , DAT MOV DS, AX 1 \ LEA SI, VAL MOV CX, CNT ( ( / XOR DX , DX NEXT : MOV AL , [SI] ADD DX, AX INC SI MOV SUM ,

57、 DX RET MYCD ENDS END START 2 . DBY DB 72H, 83H, 5AH , 94H, 61H MOV CL, DBY AND CL, 0FH MOV AL, DBY +2 SHR AL, CL 上述指令序列執(zhí)行后, AL =, CL = 奧鵬遠(yuǎn)程教育中心助學(xué)服務(wù)部 中。 DAT YB FB DAT $-STR 匚 DATA sTG L BUSY ACK L NN = ENDS (4+4+15=23) SEGMENT 時(shí)可添加所需的信號(hào)線);③寫一程序,初始化 8255,并把STR開(kāi)始的

58、字符串輸出到打 data DB Some old people are 印機(jī)。 DAT STR (a) DAT u 細(xì)致 四、程序設(shè)計(jì)與接口應(yīng)用(第 1題10分,第2題23分,共33分) 1 .編寫程序,完成將 YB中10個(gè)字節(jié)的壓縮型 BCD碼拆成非壓縮型 BCD碼,順序存放在 FB SEGMENT DB 21H,73H,90H,48H, DB 20 DUP⑺ ENDS 2 .如下圖,是打印機(jī)時(shí)序和接口電路。如 (a)圖所示,數(shù)據(jù)送到打印機(jī)的數(shù)據(jù)線 DATA上,當(dāng)打 印機(jī)不忙時(shí)(BUSY=0 )時(shí),用STB#=0把數(shù)據(jù)輸入打印機(jī)中。請(qǐng)完成:①用地址 A0

59、-A7譯碼, 使8255的A、B、C和控制口地址分別為 2CH、2DH、2EH、2FH。請(qǐng)把圖中的 74LS138譯碼 器接入(需要時(shí)可添加所需的門電路) ;②若8255的A 口以方式0做為數(shù)據(jù)端口,主機(jī)通過(guò) C 口查詢的方式向打印機(jī)輸出字符,請(qǐng)把圖 (b)中已標(biāo)出的需要連接的信號(hào)連接成完整的接口電路 X. X TL 心系天下求學(xué)人 奧鵬遠(yuǎn)程教育中心助學(xué)服務(wù)部 參考答案一 一、選擇題 1 — 10 : D C C C D D B B D B 、V u T 11—20 : C ADB B CDAAD 二、填空題 1、各部件之間信息的公共通道 \\ \\ 2、d

60、100 -... \\ V 3、字小 5、86 \\ 、匕 6、中央處理器 CPU ? i 、 7、 1327O 1011010111B \ J f 8、CS SS 9、,輸入編碼(或輸入碼) 內(nèi)碼(或機(jī)內(nèi)碼) 字模碼 J ff 10、便攜式 固態(tài)盤 / / 廿 三.完善程序(段) V [ / g 1、匯編語(yǔ)言基本語(yǔ)句,參考課件第五章第一節(jié)。 2、匯編語(yǔ)言基本語(yǔ)句,參考課件第五章第三節(jié)。 四、程序設(shè)計(jì)與接口應(yīng)用 1 .答:此題考察匯編語(yǔ)言基本指令的應(yīng)用,主要思路如下:依次取出STR中的字符, 每一個(gè)與a的asii碼對(duì)比來(lái)判斷是否為數(shù)字符號(hào),如果是數(shù)字 NCOT加1。

61、 請(qǐng)參照課件第七章匯編程序設(shè)計(jì)。 2 .此題考察微型計(jì)算機(jī)程序設(shè)計(jì),請(qǐng)參照課件第八章輸入輸出程序設(shè)計(jì)。 福師1203考試批次《計(jì)算機(jī)原理與接口技術(shù)》 復(fù)習(xí)題及參考答案二 一、單項(xiàng)選擇題(在每小題的四個(gè)備選答案中,選出一個(gè)正確的答案,并在本題答題卡的相應(yīng) 欄中打。每小題1分,共20分) 1 .存儲(chǔ)器操作數(shù)的有效地址直接取自一個(gè)基址或變址寄存器的尋址方式屬于( )。 A.直接尋址 B.寄存器間接尋址 C.基址尋址 D.變址尋址 2 .當(dāng)8086CPU進(jìn)彳T I/O寫操作時(shí)應(yīng)滿足的引腳關(guān)系為 ()。(#表示低電平) A. M/IO#=1,WR#=0 B. M/IO#=1,WR#=

62、1 心系天下求學(xué)人 44 專業(yè)專注周到細(xì)致 C. M/IO#=0,WR#=0 D. M/IO#=0,WR#=1 3 .立即尋址的指令直接給出操作數(shù),即指令機(jī)器碼的最后( )個(gè)字節(jié)就操作數(shù)。 A. 6 B. 4 C. 1~2 0^D. 3 4 .已知SP=2110H執(zhí)行POP AX后,SP寄存器的值是()。 A. 210EH B. 2112H C. 210FH D. 2111H 5 .下面的XCHG指令中,語(yǔ)法正確的是( )。 A . XCHG AL , DS B. XCHG AL , [BX] C. XCHG AL , 0FH D. XCHG BUF1 , BUF2

63、 6. CPU 主要包括( )。 1" \\ \ \ A.控制器 \\ \ B.運(yùn)算器和主存 \\ 1 C.控制器、ALU和主存 \ \ \\ ] D.控制器、運(yùn)算器、cache \ \ \ \ 7.以下四種類型指令中,執(zhí)行時(shí)間最長(zhǎng)的是( )。 \ \ 1 A. RR 型 11 B. SS 型 C.程序控制指令 / } H D. RS 型 8」下列( )屬于應(yīng)用軟件。 A.編譯系統(tǒng) 8 .連接程序 C.文本處理 D.操作系統(tǒng) 9 .在主存和CPU之間增加cache存儲(chǔ)器的目的是( )。 A.解決CPU和主存之間的速度匹配問(wèn)題 B.增加內(nèi)存容量,同時(shí)加快存取速度

64、 C.提高內(nèi)存可靠性 D.增加內(nèi)存容量 10 .在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為( )。 A.隱含尋址 B.寄存器尋址 C.直接尋址 D.立即尋址 )作為存儲(chǔ)芯片。 11 .某單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用( A. SRAM B. cache C.輔助存儲(chǔ)器 D.閃速存儲(chǔ)器 12 .設(shè)變址寄存器為 X,形式地址為 D, (X)表示寄存器X的內(nèi)容,這種尋址方式的有效地址 為( )。 A. EA=(X)+(D) B. EA=((X)+(D)) C. EA=(X)+D D. EA=((X)+D) 13 .下述I/O控制

65、方式中,主要由程序?qū)崿F(xiàn)的是( )。 A. PPU(外圍處理機(jī))方式 B.通道方式 C.中斷方式 D. DMA方式 14 .系統(tǒng)總線中地址線的功能是( )。 A.用于選擇主存單元地址 B.用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備 C.用于指定主存和I/O設(shè)備接口電路的地址 D.用于選擇外存地址 15 .多處理機(jī)實(shí)現(xiàn)( )級(jí)的并行。 \\ A.指令 \ \\ B.任務(wù)或過(guò)程 C.作業(yè)或程序 \ \ \ \ 1 D.指令內(nèi)部 ■、 匕 16.從器件角度看,計(jì)算機(jī)經(jīng)歷了四代變化。但從系統(tǒng)結(jié)構(gòu)看,至今絕大多數(shù)計(jì)算機(jī)仍屬于 (,)型計(jì)算機(jī)。 ]) A.馮.諾依曼 1 i B.實(shí)時(shí)處理

66、 J J // C.智能 // D.并行 / / // 17.關(guān)于運(yùn)算器的描述,( )是正確的。 A.只做算術(shù)運(yùn)算j/ B.既做算術(shù)運(yùn)算又做邏輯運(yùn)算 - C.只做邏輯運(yùn)算 D.只做加法 18 . EPROM 是指( )。 A.只讀存儲(chǔ)器 B.閃速存儲(chǔ)器 C.光擦除可編程只讀存儲(chǔ)器 D.讀寫存儲(chǔ)器 19 .常用的虛擬存儲(chǔ)系統(tǒng)由( )兩級(jí)存儲(chǔ)器組成,其中輔存是大容量的磁表石存儲(chǔ)器。 A.主存一輔存 B. cache—輔存 C.通用寄存器一主存 D. cache一主存 20.二地址指令中,操作數(shù)的物理位置不可以安排在( )。 A.兩個(gè)主存單元 B. 一個(gè)主存單元和一個(gè)通用寄存器 C.兩個(gè)通用寄存器 D.棧頂和次棧頂 二、填空題(每空 2分,共26分) 1 . 8253有()種工作方式,其中方式( )稱為 方波發(fā)生器。 2 . 8255A有( 式工作。 )個(gè)8位端口,其中端口(

展開(kāi)閱讀全文
溫馨提示:
1: 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
5. 裝配圖網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

相關(guān)資源

更多
正為您匹配相似的精品文檔
關(guān)于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服 - 聯(lián)系我們

copyright@ 2023-2025  zhuangpeitu.com 裝配圖網(wǎng)版權(quán)所有   聯(lián)系電話:18123376007

備案號(hào):ICP2024067431號(hào)-1 川公網(wǎng)安備51140202000466號(hào)


本站為文檔C2C交易模式,即用戶上傳的文檔直接被用戶下載,本站只是中間服務(wù)平臺(tái),本站所有文檔下載所得的收益歸上傳人(含作者)所有。裝配圖網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)上載內(nèi)容本身不做任何修改或編輯。若文檔所含內(nèi)容侵犯了您的版權(quán)或隱私,請(qǐng)立即通知裝配圖網(wǎng),我們立即給予刪除!