電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案

上傳人:max****ui 文檔編號:17774982 上傳時間:2020-12-05 格式:DOC 頁數(shù):4 大小:104.41KB
收藏 版權(quán)申訴 舉報 下載
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第1頁
第1頁 / 共4頁
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第2頁
第2頁 / 共4頁
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第3頁
第3頁 / 共4頁

下載文檔到電腦,查找使用更方便

9.9 積分

下載資源

還剩頁未讀,繼續(xù)閱讀

資源描述:

《電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案》由會員分享,可在線閱讀,更多相關(guān)《電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案(4頁珍藏版)》請在裝配圖網(wǎng)上搜索。

1、 電工電子技術(shù)形成性考核冊參考答案 電工電子技術(shù)作業(yè)4 一、單項選擇題 1、邏輯函數(shù)表示方法中具有唯一性的是( A )。 A.真值表 B.表達(dá)式 C.邏輯圖 D.卡諾圖 2、下列器件中,屬于組合邏輯電路的是( B )。 A.加法器和計數(shù)器 B.編碼器和數(shù)據(jù)選擇器 C.譯碼器和寄存器 D.計數(shù)器和定時器 3、二進(jìn)制計數(shù)器的計數(shù)長度為16,利用置數(shù)功能,可構(gòu)成長度為( A ) 的其他進(jìn)制計數(shù)器。 A.小于16 B.大于16 C.等于16 D.任意 4、D/A轉(zhuǎn)換器,其分辨率數(shù)值( C ),分辨能力(

2、C ),且分辨率與滿刻度輸出電壓( C )。 A.越大,越高,有關(guān) B. 越小,越低,有關(guān) C.越小,越高,無關(guān) D. 越小,越低,無關(guān) 二、判斷題 1、數(shù)字電路中某器件管腳的高、低電位,只能與邏輯代數(shù)中的邏輯變量值1、0相對應(yīng)。( √ ) 2、在門電路器件中,“74”指該器件為TTL電路類型、“40”指該器件為CMOS電路類型。( √ ) 3、時序電路工作特點是:任意時刻的輸出狀態(tài),不僅取決于當(dāng)前輸入,而且與前一時刻的電路狀態(tài)有關(guān)。( √ ) 4、555定時器,常用于模擬與數(shù)字混合使用的場合,其應(yīng)用范圍是對波形進(jìn)行整形。( √ ) 三、簡答題 1. 對

3、于或門、或非門,它們的多余輸入端應(yīng)當(dāng)如何處理?對于與門、與非門,它們的多余輸入端又應(yīng)當(dāng)如何處理?對于CMOS電路多余輸入端是否不允許懸空? 答:對于或門、或非門電路,它們的多余輸入端應(yīng)當(dāng)接低電位;與門、與非門,多余輸入端應(yīng)當(dāng)接高電位。(對于TTL電路輸入端懸空相當(dāng)于高電位)CMOS電路輸入端不允許懸空。 2. 組合邏輯電路的邏輯功能和電路結(jié)構(gòu)的特點是什么? 答:組合邏輯電路的特點是:從邏輯功能上看:輸出只與當(dāng)時輸入的邏輯值有關(guān),而與該時刻之前的輸入及電路狀態(tài)均無關(guān),或稱其沒有記憶功能。從電路結(jié)構(gòu)上看,構(gòu)成組合邏輯電路的各門電路之間沒有反饋環(huán)路。 3. 主從型JK觸發(fā)器,在CP上升沿的作

4、用下,其動作有何特點? 答:主從型觸發(fā)器,又稱為電位觸發(fā)型方式,其動作特點是:時鐘CP上升沿到來前一刻瞬間,J、K接收輸入信號,并要求在CP=1期間,輸入狀態(tài)保持穩(wěn)定。時鐘下降沿到來后產(chǎn)生輸出。 4. 邊沿型JK觸發(fā)器,在CP脈沖信號的作用下,其動作有何特點?(分為負(fù)邊沿、正邊沿兩種情形) 答:負(fù)邊沿型(下降沿觸發(fā)型):CP下降沿到來的前一刻瞬間,J、K接收輸入;CP下降沿到來后產(chǎn)生輸出。正邊沿型(上升沿觸發(fā)型):CP上升沿到來前一刻瞬間,J、K接收輸入;CP上升沿到來后產(chǎn)生輸出。 三、 綜合題 1. 一個三位二進(jìn)制數(shù)碼由高位至低位

5、分別送至電路的三個輸入端,要求三 位數(shù)碼中有奇數(shù)個1時,電路輸出為1,否則為0。試畫出邏輯圖。 解:(1)根據(jù)提出的邏輯功能要求,列出真值表如下表。 A B C F 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0

6、 1 0 1 1 0 1 0 0 1 (2)根據(jù)真值表列寫出函數(shù)表達(dá)式 F= = 上式中 === 所以 F= =B⊕A⊕C (3) 畫邏輯圖 由表達(dá)式可畫出邏輯圖如下圖所示,它由兩個異或門構(gòu)成。 A =1 =1 F B C 3.分析圖1組合邏輯電路,寫出邏輯函數(shù)FI、F2、F3、的表達(dá)式,并指出其邏輯功能。 解:F1=A.B F3=A.

7、B F2=AB+AB 其邏輯功能是實現(xiàn)兩個一位二進(jìn)制數(shù)的比較功能。 5.由中規(guī)模計數(shù)器74161構(gòu)成的計數(shù)電路如下圖所示。設(shè)計數(shù)器的初態(tài)為0,即QDQCQBQA=0000,(1)繪出其計數(shù)狀態(tài)圖,(2)分析其計數(shù)長度是多少? 解:設(shè)計數(shù)器的初態(tài)為0,即QDQCQBQA=0000,繪出其計數(shù)狀態(tài)圖如下 0000->0001->0010->0011->0100->0101->0110->0111->1000->1001->1010->1011-> 由于計數(shù)器的循環(huán)計數(shù)狀態(tài)共有7個,即計數(shù)長度為7,是一個七進(jìn)制加法計數(shù)器。

展開閱讀全文
溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
5. 裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

相關(guān)資源

更多
正為您匹配相似的精品文檔
關(guān)于我們 - 網(wǎng)站聲明 - 網(wǎng)站地圖 - 資源地圖 - 友情鏈接 - 網(wǎng)站客服 - 聯(lián)系我們

copyright@ 2023-2025  zhuangpeitu.com 裝配圖網(wǎng)版權(quán)所有   聯(lián)系電話:18123376007

備案號:ICP2024067431-1 川公網(wǎng)安備51140202000466號


本站為文檔C2C交易模式,即用戶上傳的文檔直接被用戶下載,本站只是中間服務(wù)平臺,本站所有文檔下載所得的收益歸上傳人(含作者)所有。裝配圖網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對上載內(nèi)容本身不做任何修改或編輯。若文檔所含內(nèi)容侵犯了您的版權(quán)或隱私,請立即通知裝配圖網(wǎng),我們立即給予刪除!