基于FPGA多通道采樣系統(tǒng)設計論文資料
基于FPGA多通道采樣系統(tǒng)設計論文資料,基于,fpga,通道,采樣系統(tǒng),設計,論文,資料
計算機系畢業(yè)設計
開題報告
報告日期: 年 月 日
姓名:
學科專業(yè):
論文題目: 基于單片機的有線傳呼對講系統(tǒng)的設計與實現
題目類型: 工程設計 .
題目來源: 結合生產實際
二、在選題過程中已查閱的文獻資料(列出文獻資料),還做了哪些調研、準備工作?
1. 查閱的文獻資料
[1]羅凡華編..對講機原理、使用及維修圖集[M]..北京:人民郵電出版社,1993
[2]尹建華 張惠群 劉魯源 劉迎澍編著..微型計算機原理與接口技術[M]..北京:高等教育出版社,2002
[3]李學海編著..EM78單片機實用教程—基礎篇[M]..北京:電子工業(yè)出版社,2003
[4]白駒珩 雷曉平編..單片計算機及其應用[M]..成都:電子科技大學出版社,2000
[5]吳玉平譯.. MCS51 Microcontroller Family User’s Manual[M]..北京:電子工業(yè)出版社,1995
[6]揚振江,蔡德芳..新型集成電路使用指南與典型應用[M]..西安:西安電子科技大學出版社
[7]謝自美.. 電子線路設計.實驗.測試[M]..武漢:華中科技大學出版社,2000
[8]江思敏.. Protel電路設計教程[M]..北京:清華出版社,2002.
[9]張積東.. 單片機51/98開發(fā)與應用[M]..北京:北京電子工業(yè)出版社, 1994
[10]吳金戊,沈慶陽,郭庭吉.. 8051單片機實踐與應用[M]..北京:清華大學出版社,2002
[11]Control Systems Theory with Engineering Applications Boston.Basel.berlin,2001
[12]肖蕙蕙,傅曉林編..數字電子技術基礎[M]..重慶:重慶大學出版社,2002
[13]上海中專計算機協(xié)作組編..微機與單片機原理及應用[M]..上海:復旦大學出版社,1995
三、所選課題目前國內外科技發(fā)展動態(tài)如何?
自本世紀80年代
FPGA(Field-Programmable Gate Array 現場可編程門陣列)是近年來廣泛應用的超大規(guī)模、超高速的可編程邏輯器件,由于其具有高集成度(單片集成的系統(tǒng)門數達上千萬門)、高速(200MHz以上)、在線系統(tǒng)可編程等優(yōu)點,為數字系統(tǒng)的設計帶來了突破性變革,大大推動了數字系統(tǒng)設計的單片化、自動化,提高了單片數字系統(tǒng)的設計周期、設計靈活性和可靠性。在超高速信號處理和實時測控方面有非常廣泛的應用。
當今社會是數字化的社會,是數字集成電路廣泛應用的社會。數字集成電路本身在不斷地進行更新換代。它由早期的電子管、晶體管、小中規(guī)模集成電路、發(fā)展到超大規(guī)模集成電路(VLSIC,幾萬門以上)以及許多具有特定功能的專用集成電路。但是,隨著微電子技術的發(fā)展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統(tǒng)設計師們更愿意自己設計專用集成電路(ASIC)芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中,因而出現了現場可編程邏輯器件(FPLD),其中應用最廣泛的當屬現場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)。
四、闡述擬選題的目的、意義、要完成的工作和預期結果
1. 目的和意義
本次畢業(yè)設計的課題對我來說是一個很新的題目,所以什么都要從新開始,特別是VHDL語言的運用。我想通過這次畢業(yè)設計,將理論與實踐結合得更加緊密,進一步強化動手能力,為我以后的工作打下基礎。
2.要完成的工作
1.查找資料,對FPGA有一定的了解
2.畢業(yè)論文的撰寫,包括英文翻譯
3.簡單的外圍電路的設計
4.對FPGA芯片的編程與測試仿真
5.整和電路和硬件測試
6.論文的整理
3.預期結果
通過系統(tǒng)的設計,可以達到多通道的音頻的采集,并能回放采集的音頻數據。
五、畢業(yè)設計所必需的實驗、計算、加工等初步計劃
1. 電路的參數的計算(主要是濾波器和音頻采集電路的參數設計),并根據參數設計電路板
2. 對FPGA芯片的編程與測試仿真
3. 整機調試
六、畢業(yè)設計工作進度安排
時間安排
完成工作
時間安排
第1周~第4周
準備階段:主要是查找資料和理論學習階段,在這個階段還要完成的是方案的確定。(兩個星期)
第1周~第4周
第5周~第6周
硬件設計階段:主要完成外圍的電路的設計
第5周~第6周
第7周~第8周
軟件編程階段:主要完成對FPGA芯片的編成,同時要完成芯片引腳的確定
第7周~第8周
第9周~第11周
硬件制作階段:通過對FPGA芯片引腳的定義,設計完成電路圖,并做好電路版,著手撰寫論文
第9周~第11周
第11周~第12周
整機調試階段:對系統(tǒng)進行整機調試,盡量達到設計要求
第11周~第12周
第13周~第14周
完善系統(tǒng)功能,修改論文
第13周~第14周
第15周~第16周
準備畢業(yè)論文及答辯
第15周~第16周
七、對選題報告的評論意見
主持人簽名:
年 月 日
3
收藏
編號:2689880
類型:共享資源
大?。?span id="f0sp05g" class="font-tahoma">726.04KB
格式:ZIP
上傳時間:2019-11-28
5
積分
- 關 鍵 詞:
-
基于
fpga
通道
采樣系統(tǒng)
設計
論文
資料
- 資源描述:
-
基于FPGA多通道采樣系統(tǒng)設計論文資料,基于,fpga,通道,采樣系統(tǒng),設計,論文,資料
展開閱讀全文
- 溫馨提示:
1: 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
2: 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
3.本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
5. 裝配圖網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
裝配圖網所有資源均是用戶自行上傳分享,僅供網友學習交流,未經上傳用戶書面授權,請勿作他用。